SN74AUP1T157DCKRG4

Texas Instruments
595-74AUP1T157DCKRG4
SN74AUP1T157DCKRG4

Fabricante:

Descripción:
Puertas lógicas Low Power 1.8/2.5/3 .3-V In 3.3-V CMOS

Ciclo de vida:
Nuevo producto:
Lo nuevo de este fabricante.
Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 2,974

Existencias:
2,974 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
12 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$1.64 $1.64
$1.00 $10.00
$0.841 $21.03
$0.638 $63.80
$0.552 $138.00
$0.484 $242.00
$0.435 $435.00
Envase tipo carrete completo (pedir en múltiplos de 3000)
$0.373 $1,119.00
$0.324 $1,944.00

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Puertas lógicas
RoHS:  
Buffer, Non-Inverter
1 Gate
AUP1T
2 Input
SC-70-6
1 Output
4 mA
- 4 mA
10.8 ns
2.3 V
3.6 V
- 40 C
+ 85 C
SMD/SMT
Reel
Cut Tape
Marca: Texas Instruments
Tipo lógico: Schmitt-Trigger, CMOS
Rango de temperatura de trabajo: - 40 C to + 85 C
Voltaje de salida: 2.3 V to 3.6 V
Producto: Logic Gates
Tipo de producto: Logic Gates
Serie: SN74AUP1T157DCKRG4
Cantidad de empaque de fábrica: 3000
Subcategoría: Logic ICs
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74AUP1T157 Single 2-Input Multiplexer

Texas Instruments SN74AUP1T157 Single 2-Input Multiplexer selects data from two data inputs (A and B) under the control of a common data select input (C). The state of the common data select input determines the particular register from which the data comes. The output (Y) presents the selected data in the true (non-inverted) form. AUP technology is low-power logic technology designed to extend battery life while operating. All input levels accept 1.8V LVCMOS signals while operating from a single 3.3V or 2.5V VCC supply. This product also maintains excellent signal integrity.