LMK00725PWR

Texas Instruments
595-LMK00725PWR
LMK00725PWR

Fabricante:

Descripción:
Búfer de reloj 1-to-5 Diff-to-3.3V LVPECL Fanout Buffer A 595-LMK00725PW

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
No en existencias
Plazo de entrega de fábrica:
6 Semanas Tiempo estimado de producción de fábrica.
Mínimo: 2500   Múltiples: 2500
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
Envase tipo carrete completo (pedir en múltiplos de 2500)
$4.98 $12,450.00

Embalaje alternativo

N.º de artículo del Fabricante:
Embalaje:
Tube
Disponibilidad:
En existencias
Precio:
$10.19
Mín.:
1

Producto similar

Texas Instruments LMK00725PW
Texas Instruments
Búfer de reloj 1-to-5 Diff-to-3.3V LVPECL Fanout Buffer A 595-LMK00725PWR

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Búfer de reloj
RoHS:  
5 Output
650 MHz
LVPECL
TSSOP-20
HCSL, LVCMOS, LVDS, LVPECL, LVTTL, SSTL
650 MHz
LMK00725
- 40 C
+ 85 C
Marca: Texas Instruments
Kit de desarrollo: LMK00725EVM
Estilo de montaje: SMD/SMT
Empaquetado: Reel
Producto: Fanout Buffers
Tipo de producto: Clock Buffers
Cantidad de empaque de fábrica: 2500
Subcategoría: Clock & Timer ICs
Peso de la unidad: 191 mg
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
854239099
TARIC:
8542399000
MXHTS:
8542399901
ECCN:
EAR99

LMK00725 LVPECL Clock Fanout Buffer

Texas Instruments LMK00725 is a low skew, high-performance clock fanout buffer which can distribute up to five 3.3V LVPECL outputs from one of two inputs, which can accept differential or single-ended inputs. The clock enable input is synchronized internally to eliminate runt or glitch pulses on the outputs when the clock enable pin is asserted or de-asserted. The low additive jitter and phase noise floor and ensured output and part-to-part skew characteristics make the LMK00725 ideal for applications demanding high performance and repeatability.